版主
主题
回帖0
积分10609
阅读权限200
注册时间2008-11-22
最后登录1970-1-1
在线时间 小时
|
以下内容译自Quartus II Version 7.0 Handbook, Volume 3:Verification的6-28:Clock Analysis部分。1 x( E: V3 ~1 E& X# j2 ]
k0 g x+ T5 A) W7 M! L0 a( i a
TimeQuest静态时序分析的对象包括:寄存器和寄存器之间的路径、I/O之间、I/O和寄存器之间的路径、异步复位和寄存器之间的路径。TimeQuest根据Data Arrival Time和Data Required Time计算出时序余量(Slack)。当时序余量为负值时,就发生了时序违规(Timing Violation)。
" [7 M' M4 e6 U; {; f4 A需要特别指出的一点是:由于时序分析是针对时钟驱动的电路进行的,所以分析的对象一定是“寄存器-寄存器”对。在分析涉及到I/O的时序关系对时,看似缺少一个寄存器分析对象,构不成“寄存器-寄存器” 对,其实是穿过FPGA的I/O引脚,在FPGA外部虚拟了一个寄存器作为分析对象。
+ ]! q/ X7 b3 F' n- K! f$ q% P3 j" d1 B+ g' p
( v4 t& _% U% ]! L" ` q, N一、 建立时间(Setup Time)检查:
' G' D" Z8 q' v4 X) `! o( d遵循的原则是信号从Launch edge开始计时,经过一系列的时序路径,到达后级寄存器的数据输入Pin的速度不能太慢,时间不能太长,否则会侵占后级寄存器数据输入Pin相对于Latch edge的建立时间。刚好满足后级寄存器建立时间的数据到达时间是Data Required Time(相对于Latch edge计算),实际的数据到达时间是Data Arrival Time(相对于Launch edge计算)。显然,在建立时间检查中,Data Arrival Time要小于Data Required Time,否则就会造成建立时间违规。也就是说,Data Required Time是Data Arrival Time的最大值。二者之差就是建立时间的时序余量。! V& ^3 B0 }6 q2 O9 Z3 W/ @
* q T" p! B- d; O! D
) F, N- ~+ U6 t, t
7 P6 `! q4 i7 c C* |' {+ @# O1)寄存器-寄存器(Register-to-Register)路径检查:
9 v9 M* G8 V1 h; wClock Setup Slack = Data Required Time – Data Arrival Time
! \% A. E' v5 H7 ? d2 L7 FData Arrival Time = Launch Edge + Clock Network Delay Source Register +μtco + Register-to-Register Delay; ]; u0 C O |. @
Data Required Time = Clock Arrival Time – μtsu – Setup Uncertainty; t6 {. [- R" n+ M t9 v- E
Clock Arrival Time = Latch Edge + Clock Network Delay to Destination Register
) n! K+ ?. Y6 f. J+ b2)输入引脚-寄存器(Pin-to-Register)路径检查:
% ^/ ]0 ^" k0 G5 S( iClock Setup Slack Time = Data Required Time – Data Arrival Time. Q6 m) p. S* q# c
Data Arrival Time = Launch Edge + Clock Network Delay to Source Register + Input Maximum Delay of Pin + Pin-to-Register Delay
5 w' ]* A. B8 s" m. o+ iData Required Time = Clock Arrival Time – μtsu2 {4 w9 I0 [; X
Clock Arrival Time = Latch Edge + Clock Network Delay to Destination Register2 Q+ P1 C7 ]- E) ]1 s4 O' p& R& Y' u. ?
3) 寄存器-输出引脚(Register-to-Pin)路径检查:6 E9 h4 K/ c2 N9 _- |. c& i* o
Clock Setup Slack Time = Data Required Time – Data Arrival Time- W: r7 g# m9 G& y$ R
Data Arrival Time = Launch Edge + Clock Network Delay to Source Register + μtco + Register-to-Pin Delay* N$ o4 a2 o1 E& [/ t" Y
Data Required Time = Clock Arrival Time – Output Maximum Delay of Pin
9 S/ e+ E. C8 cClock Arrival Time = Latch Edge + Clock Network Delay to Destination Register
: A" `# a2 w& B! a从上面三组公式可以看出:Data Arrival Time的前两项是相同的;Data Required Time的第一项是相同的;Clock Arrival Time的公式是相同的。/ A+ ]+ Q4 ^0 L6 |6 Y
所以,第一组公式可以归纳如下:
0 M! Z; Z0 B; G+ ]5 }( h9 HClock Setup Slack Time = Data Required Time – Data Arrival Time: _3 G0 r* a, b5 D9 Q* v
Data Arrival Time = 时钟到达前级寄存器的时刻 + 前级寄存器时钟到后级寄存器数据输入的延迟
! s4 g& q: K8 G$ kData Required Time = 时钟到达后级寄存器的时刻 – 后级寄存器的建立时间
$ F4 N; \ e8 g& I3 ^其中,后两个公式的第二项在其他情况下适当修改即可。; ]0 S6 }/ r! ~* r
这就和一些书中讲到时序分析时采用的公式一致了。; v8 L* M7 u" p7 x* L
. I+ @3 g* G& ?* Y. X, f3 rreport_timing -from [get_registers reg1] -to [get_registers reg2] -setup -npaths 1 -panel_name "Report Timing"
" C- t5 c0 b+ {8 M: T) _$ Q0 _: f' P7 W1 P( m
二、 保持时间(Hold Time)检查:
y% ^! |' F% @% i2 U% k遵循的原则是信号从Launch edge开始计时,经过一系列的时序路径,到达后级寄存器的数据输入Pin的速度不能太快,时间不能太短,否则会侵占后级寄存器数据输入Pin相对于上一个Latch edge的保持时间。刚好满足后级寄存器保持时间的数据到达时间是Data Required Time(相对于Latch edge计算),实际的数据到达时间是Data Arrival Time(相对于Launch edge计算)。显然,在保持时间检查中,Data Arrival Time要大于Data Required Time,否则就会造成保持时间违规。也就是说,Data Required Time是Data Arrival Time的最小值。二者之差就是保持时间的时序余量。
4 s5 _7 d- T/ C& z相对于建立时间检查,保持时间检查稍微难懂一些。二者都是同步逻辑设计中对同一个规则的不同解释:当前时钟沿发出的数据要在下一个时钟沿被正确捕获,不能晚,也不能早。晚了,会造成下一个时钟沿的建立时间违规,当前时钟沿发送的数据不能被下一个时钟沿捕获;早了,会造成上一个时钟沿发送的数据保持时间违规,上一个时钟沿发送的数据不能被当前时钟沿正确捕获。 riple/ G8 _! d: C8 \! I: V; l
二者在计算公式上的区别在于Slack计算公式中减数与被减数关系。9 {- }% O$ s7 m! f
) S& l1 y) X# E; `7 |6 ^1)寄存器-寄存器(Register-to-Register)路径检查:
) M7 t) ?, B- I. aClock Hold Slack = Data Arrival Time – Data Required Time
+ C8 Z$ K% I& p' C9 HData Arrival Time = Launch Edge + Clock Network Delay to Source Register +μtCO + Register to Register Delay. e' j) `! I- U1 R; @
Data Required Time = Clock Arrival Time + μtH + Hold Uncertainty1 n5 r8 B* {( S: n3 Z) x9 A
Clock Arrival Time = Latch Edge + Clock Network Delay to Destination Register: i& g! ]8 M% I/ k
2)输入引脚-寄存器(Pin-to-Register)路径检查: A6 [6 T( q8 \1 D+ `9 m1 I
Clock Setup Slack Time = Data Arrival Time – Data Required Time! c6 s* ] ~. e2 Y9 ^3 C1 E
Data Arrival Time = Launch Edge + Clock Network Delay to Source Register + Input Minimum Delay of Pin + Pin to Register Delay
& U* y' Z7 D% e! S2 e' rData Required Time = Clock Arrival Time + μtH6 v1 p& b- ]& w6 V; }) u
Clock Arrival Time = Latch Edge + Clock Network Delay to Destination Register
) e- U1 S; c6 X9 h5 E7 O( {3) 寄存器-输出引脚(Register-to-Pin)路径检查:
v( J8 ^3 ~& H' QClock Setup Slack Time = Data Arrival Time – Data Required Time$ | e9 \6 k" Q/ e/ P& E3 M
Data Arrival Time = Launch Edge + Clock Network Delay to Source Register + μtCO + Register to Pin Delay
3 D7 o' \9 H# nData Required Time = Clock Arrival Time – Output Minimum Delay of Pin
- d2 z4 N5 F, L8 m1 l( LClock Arrival Time = Latch Edge + Clock Network Delay to Destination Register
( E5 ]( o2 f( Y8 Z \9 r+ g需要注意的是,上面公式中的Latch Edge实际对应的是上一个Launch Edge。所以,当Launch Clock和Latch Clock是同一个时钟时,上述公式中的Latch Edge等于0;当前级和后级时钟不同时,还需要具体计算Latch Edge的取值。$ A" w/ |- J& D2 U0 S
4 Y& f) X0 ]; z3 e# j7 ?. s" W7 m4 F
report_timing -from [get_registers reg1] -to [get_registers reg2] -hold -npaths 1 -panel_name "Report Timing"4 @/ ~1 w2 Z0 s
6 o% `6 d5 G8 F/ [9 |2 F& a三、 恢复时间(Recovery Time)检查:' M; L& z$ H- t
遵循的原则是异步控制信号变化的时刻不能介于寄存器的Latch edge和相应的建立时间之间,否则会导致寄存器的建立时间违规,数据输出进入亚稳态。即从前级寄存器的Launch edge开始计时,经过一系列的时序路径,前级寄存器数据输出到达后级寄存器异步控制Pin的速度不能太慢,时间不能太长,否则会破坏后级寄存器在Latch edge的数据建立时间。该检查主要应用于异步控制信号由有效电平向无效电平转换的时刻,在该时刻破坏数据建立时间会导致亚稳态;在异步控制信号由无效电平向有效电平转换的时刻破坏数据的建立时间不会造成亚稳态。
$ f7 H3 }" ]; S+ U0 a6 w+ y& J8 I从上述定义,可以得到和建立时间检查类似的公式。4 k) E8 v% _ W$ X
1)寄存器-寄存器(Register-to-Register)路径检查:# u# l; C4 q8 p4 d0 D9 R
Recovery Slack Time = Data Required Time – Data Arrival Time
$ M4 v5 _& Q8 O3 J$ M; K, n) E5 \Data Arrival Time = Launch Edge + Clock Network Delay to Source Register + μtCO + Register to Register Delay. k3 x9 o, {+ o& x
Data Required Time = Clock Arrival Time – μtSU
- w4 `8 s+ b/ B! g% j. f" d( u+ qClock Arrival Time = Latch Edge + Clock Network Delay to Destination Register
4 {' p2 g' C1 [# F( @9 h2)输入引脚-寄存器(Pin-to-Register)路径检查:" d; G: i3 [0 e$ }9 r8 M! M; c0 U
Recovery Slack Time = Data Required Time – Data Arrival Time
3 y: b1 W. T8 x iData Arrival Time = Launch Edge + Maximum Input Delay + Port to Register Delay
- y. i" Y" x2 f# s* q V& m6 tData Required Time = Clock Arrival Time – μtSU: J- ? ]! t" {; ~& y, z
Clock Arrival Time = Latch Edge + Clock Network Delay to Destination Register" b" a8 n& z3 d) W' j, R
: d/ m% s4 y" S9 w; \# B
report_timing -from [get_ports async_rst] -to [get_registers reg2] -recovery -npaths 1 -panel_name "Report Timing"/ r3 l% d0 @ t$ U+ |
3 {6 `8 a; h& q- A- c* i
四、 移除时间(Removal Time)检查:( Y& f' v1 w4 \# \
遵循的原则是异步控制信号变化的时刻不能介于寄存器的Latch edge和相应的保持时间之间,否则会导致寄存器的保持时间违规,数据输出进入亚稳态。即从前级寄存器的Launch edge开始计时,经过一系列的时序路径,前级寄存器数据输出到达后级寄存器异步控制Pin的速度不能太快,时间不能太短,否则会破坏后级寄存器在上一个Latch edge的数据保持时间。该检查主要应用于异步控制信号由有效电平向无效电平转换的时刻,在该时刻破坏数据保持时间会导致亚稳态;在异步控制信号由无效电平向有效电平转换的时刻破坏数据的保持时间不会造成亚稳态。" X( n' m% C5 C" v! y
从上述定义,可以得到和保持时间检查类似的公式。: P$ @: n. f; f0 q% w' v
1)寄存器-寄存器(Register-to-Register)路径检查:
; z" d6 z6 `. GRemoval Slack Time = Data Arrival Time – Data Required Time a F6 ?0 l# i$ t* C. B
Data Arrival Time = Launch Edge + Clock Network Delay to Source Register + μtCO of Source Register + Register to Register Delay: S) q+ [, j" V1 A# ]6 |7 _5 C8 L
Data Required Time = Clock Arrival Time + μtH
2 N0 c' ~: `4 O/ z0 X+ a- ?Clock Arrival Time = Latch Edge + Clock Network Delay to Destination Register
& X0 }+ Y5 _' V$ `0 P
% u0 l4 A1 d! V) v, E- I5 X9 i2)输入引脚-寄存器(Pin-to-Register)路径检查:: k+ e/ b6 g- y# G% M
Removal Slack Time = Data Arrival Time – Data Required Time
8 G, E" M0 X: t0 c2 X' R6 S) c0 C9 @Data Arrival Time = Launch Edge + Input Minimum Delay of Pin + Minimum Pin to Register Delay3 Y8 _, B2 M. Z8 p
Data Required Time = Clock Arrival Time + μtH
( Q# t3 g6 O0 l* \8 Q$ H2 oClock Arrival Time = Latch Edge + Clock Network Delay to Destination Register4 V/ z& \& ~6 q' x* C8 Y
0 y! Z! a& o9 m+ x/ Jreport_timing -from [get_ports async_rst] -to [get_registers reg2] -removal -npaths 1 -panel_name "Report Timing" i; x. a" U8 V; j0 T E1 M. H
五、多周期路径(Multicycle Paths)检查:
. w7 V: o: `7 s. i: n在上述的建立、保持时间检查中,都假设数据从Launch edge开始发送,在Latch edge被捕获;Launch edge和Latch edge是相邻最近的一对时钟沿。在多周期路径检查中,仍然采用Launch edge和Latch edge的概念;但是Launch edge和Latch edge不再是相邻的一对时钟沿,而是间隔一定时钟周期的一对时钟沿,间隔的时钟周期个数由用户指定。0 W# M, X, J$ N, c0 a7 Y7 i' G9 q
在同步逻辑设计中,通常都是按照单周期关系考虑数据路径的。但是往往存在这样的情况:一些数据不需要在下一个时钟周期就稳定下来,可能在数据发送后几个时钟周期之后才起作用;一些数据经过的路径太复杂,延时太大,不可能在下一个时钟周期稳定下来,必须要在数据发送后数个时钟周期之后才能被采用。针对这两种情况,设计者的设计意图都是:数据的有效期在以Lauch edge为起始的数个时钟周期之后的Latch edge。这一设计意图不能够被时序分析工具猜度出来,必须由设计者在时序约束中指定;否则,时序约束工具会按照单周期路径检查的方式执行,往往会误报出时序违规。
) ]( T1 n1 ?9 T6 K; ~不设置多周期路径约束的后果有两种:一是按照单周期路径检查的结果,虚报时序违规;二是导致布局布线工具按照单周期路径的方式执行,虽然满足了时序规范,但是过分优化了本应该多个周期完成的操作,造成过约束(Over-Constrain)。过约束会侵占本应该让位于其他逻辑的布局布线资源,有可能造成其他关键路径的时序违规或时序余量变小。
G& D7 ^1 H6 Y& |! ~在多周期路径的建立时间(Setup Time)检查中,TimeQuest会按照用户指定的周期数延长Data Required Time,放松对相应数据路径的时序约束,从而得到正确的时序余量计算结果;在保持时间(Hold Time)检查中,TimeQuest也会相应地延长Data Required Time,不再按照单周期路径的分析方式执行(不再采用Launch edge最近的时钟沿,而是采用Latch edge最近的时钟沿),这就需要用户指定保持时间对应的多周期个数。TimeQuest计算Hold Time的缺省公式等同于PrimeTime。PrimeTime会采用建立时间检查对应时钟沿的前一个时钟沿进行保持时间检查,并多会造成保持时间检查违规,需要用户指定保持时间检查对应的时钟沿为Launch edge最近的时钟沿。(西电出版社《数字IC系统设计》p189)
" }4 ?+ t# D. m) N1 ATimeQuest缺省的Hold Time检查公式是需要用户修改的——针对Setup Time多周期路径的设置也会影响到Hold Time的检查。究其原因,多周期路径是为了解决信号传播太慢的问题,慢到一个周期都不够,所以要把Setup Time的检查往后推几个周期——扩大Setup Time检查的时间窗口。而Hold Time检查信号是否传播得太快,如果把检查时刻往后推,就缩小了Hold Time检查的时间窗口。- w5 C; |0 e6 P5 @, m) Y' e9 M( o
3 M; U9 ]9 z: `5 m) @( Y& k% L5 q/ A: Y0 p
“信号跳变抵达窗口”:对Latch寄存器来说,从previous时钟对应的Hold Time开始,到current时钟对应的Setup Time结束。 riple8 k" Q8 q3 a4 @
“信号电平采样窗口”:对Latch寄存器来说,从current时钟对应的 Setup Time 开始,到current时钟对应的Hold Time结束。: a( U9 j1 Y% m" J: [& f
" E0 q; C% M z$ [3 s j
: d/ _( j5 ?7 ^2 E# v5 {Launch寄存器必须保证驱动的信号跳变到达Latch寄存器的时刻恰好处于“信号跳变抵达窗口”内,才能保证不破坏Latch寄存器的“信号电平采样窗口”。/ f0 g5 r6 K- D$ p1 N% j# J
时序检查的目的就是确认信号跳变发生在“信号跳变抵达窗口”内,而不会发生在“信号电平采样窗口”内。$ |9 q! ^) X6 b6 z( {" @7 o8 w4 U
6 \7 ]0 h8 U a, M0 Q! e
\9 {8 C2 [, _; [
多周期路径的设置是通过延后 Setup Time检查的时刻,扩大了“信号跳变抵达窗口”,放松了时序约束。通过窗口的概念,也很容易理解延后Hold Time,就会缩小“信号跳变抵达窗口”。* i6 w' i$ e; ]6 T* O0 T! `5 A
背景资料:Specify multicycle set-up paths constraints riple Specifying multicycle hold requirements constraints riple
: e" `- L, p# w2 f0 c, T 随文附上一个rar,可以采用上面的命令执行并观察结果。该实例改编自Altera的multicycle_exception。
$ k" J2 m9 ^6 u4 _2 F6 W该实例由两个级联寄存器构成。
/ N. }5 E( V' d k1 L
8 J" O8 C! E, K学习时序分析一定要学会察看Technology Map Viewer。
* K1 s# q) D, {
|
|